모집 계획
과정 | 방법 | 과목 | 평가방법 |
---|---|---|---|
석사, 석 · 박사 통합 | 전공구술시험 / 면접 |
전자회로, 반도체 소자, 반도체 소재, 반도체 공정 과목을 중심으로 평가
*
타 전공분야 응시생의 경우 반도체 공학 대학원 과정 수학 가능성
및 발전 가능성 평가
|
|
*
반도체공학과 대학원 진학자는 포스텍-삼성전자 반도체 교육프로그램(PSEP)을 활용하여 지원할 수 있음.
( 자세한 내용은 PSEP 홈페이지 참고 → PSEP 홈페이지 바로가기 )
( 자세한 내용은 PSEP 홈페이지 참고 → PSEP 홈페이지 바로가기 )
*
통합과정의 경우 입학 후 4학기 이내 박사 자격 시험에 통과 필수
2023~24학년도
일반전형 일정
일반전형 일정
구분 | 일반전형 1차 일정 | 일반전형 2차 일정 |
---|---|---|
원서 접수 기간 | 2023. 02. 27(월) ~ 04. 11(화) 18:00 | 2023. 06. 12(월) ~ 09. 14(목) 18:00 |
1단계 서류심사 / 합격자 발표 | 2023. 04. 26(수) ~ 05. 25(목) | 2023. 10. 10(화) ~ 11. 10(금) |
2단계 전공구술시험 / 면접 | 개별통보
*
상세일정은 추후 공지 예정
|
|
최종 합격자 발표 | 2023. 06. 08(목) | 2023. 11. 21(화) |
입학시기 | 2023-2학기 또는 2024-1학기 (응시자가 희망 입학시기 선택) |
2024년 1학기 |
*
해당 일정은 입시 환경 및 전형 운영 상황에 따라 달라질 수 있음.
전형 절차 및 평가 기준
Step 1. 서류전형
01
평가 요소 / 평가 방법
- 학업 성취도(성적), 자기 소개서, 연구 계획서, 연구 실적물을 통해 학과 교수회의에서 합격자 선정
- 지원자는 지원 전 희망지도교수 상시 면담 가능
02
평가 기준
학업 성취도(전공 및 전체 성적), 자기 소개 및 연구 계획서, 연구 실적물 등을
종합적으로 검토/평가
종합적으로 검토/평가
Step 2. 전공구술 시험 / 면접
01
평가 요소 / 평가 방법
전공분야에 대한 기초지식, 연구, 열의, 학문적 소양 등을 구술시험 및 면접을 통해
종합적으로 평가
종합적으로 평가
02
평가 기준
석사과정 및 석 · 박사 통합과정 : 전공구술시험과 면접 평가
연구 분야
반도체 아키텍쳐 / 시스템 설계
유연 / 신축성 반도체
광소자 / 디스플레이용 반도체
첨단 메모리 반도체
인공지능
양자컴퓨터
IoT 반도체 / 센서
이종집적 반도체
바이오 반도체
저차원 반도체
글로벌 Top 5의 연구 역량을 가진 선도연구 및 교육집단 육성
교육 / 연구 인프라
나노융합기술원(8인치 집적공정)
SiC 전력 반도체 산업 육성의 전초기지
나노인프라 첨단 연구장비 활용 / 나노융합 기술사업화 지원 /
연구장비 공동활용 지원 / 전문인력양성 교육 제공 / 산학연 공동연구 지원
연구장비 공동활용 지원 / 전문인력양성 교육 제공 / 산학연 공동연구 지원
반도체기술융합센터(6인치 집적공정)
‘기초-응용-실용화’ 전주기 기술개발
첨단기업 입주 공간 및 클린룸으로 구성 / 차세대 지능형 반도체 /
그래핀 소재 및 응용 / 스마트 제조혁신 / 스마트 센서
그래핀 소재 및 응용 / 스마트 제조혁신 / 스마트 센서
*
이외에도 학생공간(제 2공학관, C5) 리모델링 등 교육 / 연구시설 추가 구축 예정
전공 분야
세부 전공 분야 | 교수진 | 내용 | 홈페이지 |
---|---|---|---|
반도체 소재 및 공정 |
김세영 | 새로운 뉴로모픽 컴퓨팅 아키텍쳐를 실현하고, 인공지능 관련 연산을 현재의 기술보다 더욱 빠르고 효율적으로 수행할 수 있는 미래형 반도체 소자 기술에 대한 연구 수행 | https://ace.postech.ac.kr/ |
송재용 | 무어법칙의 한계 극복에 도전하기 위해, 반도체 이종집적에 필요한 새로운 전자패키징 소재, 공정 및 측정분석 기술을 개발하고, 나노기술을 융합하는 연구 수행 | https://sites.google.com/view/hintlab | |
이장식 | 다양한 신소재를 이용하여 차세대 메모리 소자 및 지능형 반도체 소자를 개발하고, 이를 응용하여 미래 반도체 기술을 제시하는 연구 수행 | https://neml.postech.ac.kr/ | |
정윤영 | 고성능 인공지능 구현을 위한 첨단 반도체 소자 연구를 진행하며, 다양한 상황에서 가치 있는 정보를 효율적으로 습득할 수 있는 지능형 웨어러블 센서 디바이스 개발 | http://chunglab.postech.ac.kr/ | |
최시영 | 소재의 전자구조, 원자구조, 미세구조를 이미징하고 해석하여, 이를 기반으로 반도체 소자 및 소재의 성능 향상을 위한 새로운 메카니즘을 발견하고 제시하는 연구 수행 | http://aefi.postech.ac.kr/ | |
반도체 소자 및 회로 |
공병돈 | 반도체의 물리현상을 연구하고 이를 바탕으로 정보처리, 고주파, 고출력 소자에서 기술적 한계를 돌파하는 차세대 소자기술 연구 | https://sites.google.com/view/pel-home |
백록현 | 차세대 로직/메모리 반도체 소자 및 3차원 집적공정, AI 기반 DTCO | https://sites.google.com/view/team-postech-ac-kr/home | |
이문주 | 양자컴퓨터 및 양자인터넷 구현을 위한 미래형 반도체 소자를 개발하는 연구 수행 | https://sites.google.com/view/postechquantum/home | |
이병훈 | 기하급수적으로 늘어가는 컴퓨팅에 소모되는 에너지를 100배, 1000배 이하로 줄여서 지구환경보호에 기여하는 것을 목표로 창의적이고 혁신적인 신소자 기술, 삼진로직 아키텍쳐 및 파생기술들을 연구 | https://eesl.postech.ac.kr:51276/ | |
이영주 | 디지털 시스템반도체 설계 및 최적화 연구 수행. 인공지능, 통신 및 신호처리 분야의 복잡한 지능형 연산들을 보다 효과적으로 구동하기 위한 알고리즘-아키텍처-회로설계 융복합 최적화 연구로 인류의 삶을 보다 편리하게 만들 수 있는 원천 기술 개발 | https://sites.google.com/view/epiclab |
FAQ
주요질문
Q .
석 · 박사 통합과정의 경우 입학 후 4학기 이내 박사 자격 시험에 통과하지 못할 경우 어떻게 되나요?
A .
불합격 시 재시험에 응시해야 합니다. 통상적으로 3학기 재학기간 중 박사자격시험을 실시해야 하나, 1학기 연장 가능합니다. 최종적으로 재시험에 통과하지 못할 경우 석사 과정으로 전환됩니다.
Q .
석 · 박사 통합과정 학위 수여 요건은 어떻게 되나요?
A .
아래의 학위수여 요건을 참고해 주시기 바랍니다.
구분 | 석 · 박사 통합과정 |
---|---|
국제학술지 논문 |
아래 요건 중 1개 충족
|
특이사항 |
위의 2) 항목 학술대회 목록은 학과 대학원위원회 심의를 통해 받은 목록을 자체적 내규로 관리함.
|
Q .
석 · 박사 통합과정의 경우 박사자격시험 시기 및 방법은 어떻게 되나요?
A .
아래의 박사자격시험 요건을 참고해 주시기 바랍니다.
시기 / 횟수 | 수시 | 방법 (형태) | 구술시험 |
전공별 시험과목 |
▪︎ 논문 관련 과목 (연구계획서 발표)
▪︎ 평가항목 : 연구 계획의 논리성, 연구결과의 우수성, 교과목 기초능력
|
||
소요시간 | 2시간(심사위원 재량) | 합격기준 및 판정 | 평점 평균 3점(5점 만점) 이상일 경우 통과 |
출제위원 | 논문계획서 심사위원과 동일 | 채점위원 | 심사위원장(지도교수) 포함 3인 |
불합격자에 대한 조치 및 재시험 여부 |
▪︎ 논문 관련 과목 (연구계획서 발표)
▪︎ 평가항목 : 연구 계획의 논리성, 연구결과의 우수성, 교과목 기초능력
* 재시험 후에도 불합격할 경우 석사과정으로 전환됨.
|